CD4068 là IC dựa trên logic cổng NAND / AND CMOS 8 đầu vào thuộc dòng mạch tích hợp CD4000. Thứ nhất, hai tùy chọn đầu ra là cổng AND và cổng NAND. Thứ hai, các chân đầu vào giống nhau cung cấp cả hai chức năng logic. Nó có nhiều gói bao gồm PDIP 14 chân, GDIP, PDSO. Điện áp hoạt động điển hình của IC là + 5V, nhưng nó cũng có thể hoạt động + 10V và + 15V. Nó có một đầu ra đối xứng tiêu chuẩn. IC này rất hữu ích cho các ứng dụng yêu cầu năng lượng thấp. Hơn nữa, nó cung cấp một phạm vi hoạt động điện áp rộng.
>>> Quý khách hàng cần đặt mua linh kiện điện tử vui lòng tham khảo tại ĐÂY
Cổng NAND / AND 8 đầu vào với các đầu vào và đầu ra được đệm
Hoạt động ở tốc độ trung bình với độ trễ lan truyền = 75ns tại VDD = 10V
Điện áp hoạt động: 3V đến 18V
Dải dòng điện đầu ra từ -1,5mA đến 1,5mA
Dòng điện đầu vào trên phạm vi nhiệt độ đầy đủ cho 18V là 1µA trong khi đối với cùng một điện áp nhưng nhiệt độ 25 ° C, nó là 100nA
Phạm vi nhiệt độ hoạt động là -55 đến 125 ° C
Loại điện áp cao (Định mức 20V) với dải cung cấp điện áp rộng từ 3V đến 18V
Chi tiết thông số kỹ thuật tham khảo datasheet CD4068
IC này có 14 chân với tên và số được đề cập trong bảng dưới đây
Số chân |
Tên chân |
Mô tả |
2, 3, 4, 5, 9, 10, 11, 12 |
A, B, C, D, E, F, G, H |
Chân dữ liệu đầu vào |
1 |
K |
Đầu ra của cổng AND |
13 |
J |
Đầu ra của cổng NAND |
6, 8 |
NC |
Không kết nối |
7 |
Vss |
Chân âm của nguồn |
14 |
Vdd |
Chân dương của nguồn |
74LS00, CD4011, 74LS08
CD4068 có thể được sử dụng cho các ứng dụng yêu cầu cả cổng NAND và AND cùng với dải điện áp hoạt động rộng. IC này có 8 đầu vào và 2 đầu vào như trong sơ đồ logic. Đầu ra J dành cho cổng NAND và có thể được tìm ra về mặt lý thuyết bằng cách:
J = (A.B.C.D.E.F.G.H)
Đầu ra K dành cho cổng AND. Giá trị của nó có thể được tính toán bằng toán học như sau:
K = ~ (A.B.C.D.E.F.G.H)
Cổng AND chỉ cho giá trị CAO khi tất cả các đầu vào của nó là CAO trong khi cổng NAND hoạt động theo cách ngược lại. Nó cho giá trị THẤP khi tất cả các đầu vào của nó là CAO. Bảng chân lý cho thấy ảnh hưởng của đầu ra đối với việc áp dụng các giá trị khác nhau ở đầu vào được đưa ra bên dưới, trong đó 1 là giá trị CAO, 0 là viết tắt của giá trị THẤP và X là viết tắt của nó có thể là CAO hoặc THẤP.
Mạch đệm logic cũng có thể được thiết kế bằng cách sử dụng vi mạch này
Mạch logic kết hợp vì chúng được tạo thành từ NAND, AND và các cổng cơ bản khác.
Thiết kế Bộ mã hóa và Bộ giải mã bằng cách sử dụng kết hợp NAND và các cổng.
Thực hiện Bộ ghép kênh và Bộ phân kênh bằng cách sử dụng IC này.
Thiết kế mạch tạo dao động, mạng và hệ thống kỹ thuật số
Hotline: 0979 466 469